4g娱乐彩票客户端_4g娱乐彩票下载

XILINX-通信解决方案

创建交钥匙解决方案及出色的第三方产品与服务
Xilinx Alliance 计划A 同深受信赖的无线系统集成商和硬件供应商密切合作,提供定制的交钥匙解决方案。 Xilinx Alliance 成员经过全面培训,在进行定制设计过程中能够将 Xilinx 可编程产品、IP 核和集成平台的优势发挥到极致,充分满足无线通信市场需求。
Xilinx 连接功能平台不仅支持客户端产品系统在从主流至超高端等各种串行应用中的快速部署,而且还为应用开发带来了诸多颇具价值的优势。

连接功能的优点

优化串行连接功能性能
  • Spartan®-6 FPGA 采用多达 8 个 3.125Gbps GTP 收发器,可满足大批量电子产品(如汽车信息娱乐系统和高分辨率消费类显示器)的成本、易用性和低功耗要求
  • Virtex®-6 LXT 和 SXT FPGA 采用多达 36 个 6.5Gbps GTX 收发器,其性能极限超过了高速协议(如 Interlaken 和 PCIe® 2.0)的需求,是多协议系统(如无线基站、交换机和路由器,专业视频设备)的理想选择
  • Virtex-6 HXT FPGA 带有的串行 IO 通道(48个 GTX 和 24个 11Gbps GTH)收发器多达72个,跟利用面向 40G/100G 应用的外部物理层(PHY)实现的解决方案相比,收发器功耗低80%
    • 这些包括面向有线通信的转发器/复用转发器、流量管理器和分组处理器,高性能数据加密引擎,高级医学成像和数字视频制作、编辑与广播设备
  • AXI4 互连标准使系统设计人员能够优化设计方案,实现尽可能高的 Fmax,最大限度提高吞吐量,降低时延、减小占位面积,或者实现上述优势的各种组合
加快了设计开发
  • 集成到 ISE® Design Suite 软件内的高级串行连接功能工具
  • 实现了现有的和有待定义的高级协议
  • 包含业内领先的串行协议的全套 IP 产品
  • 支持 AXI4 互连标准,因此在集成不同厂商提供的 IP 核时无需多种传统或定制接口
加快了面市步伐
  • 利用 Xilinx 针对连接功能进行了优化的目标设计平台提供的基础设施构建模块集中精力实现创新
  • 利用 Xilinx 可升级开发板战略(包括 FPGA 夹层卡(FMC)连接器)加快评估、原型开发、设计和调试
  • 着手、评估和修改每个套件提供的、以及每个 ISE Design Suite 版本支持、维护和更新的 Xilinx 连接功能目标参考设计

Xilinx 连接功能设计平台

Spartan®-6 和 Virtex®-6 FPGA 连接功能套件的特性

  • 快速部署串/并协议设计
  • 宽泛的 IP 核产品系列,支持多种业界协议
  • 利用 AXI4 互联技术提高灵活性与生产率

利用支持 ISE® Design Suite 13.1 以及 AXI4 互连标准的目标参考设计立即开始您的开发工作

连接功能平台的组成元素

FPGA 芯片:收发器设计和 I/O 架构
  • 带有72个串行 I/O 通道(24个 GTH 收发器和48个 GTX 收发器)收发器的 Virtex-6 HXT FPGA 为在单个 FPGA 内设计 40G 和 100G 应用提供了超过 0.5Tb/s 的串行 I/O 带宽
    • 组合时,总 IO 带宽超过 1Tbps
  • Virtex-6 LXT 和 SXT FPGA 提供了 GTX 收发器
    • 任何 FPGA 内最灵活的收发器
    • 利用大量串行协议实现设计
    • 业内最佳的硬件 PCS 特性可简化使用
    • 加快了调试,并且为所有应用加快了复杂串行协议的应用
  • Spartan-6 LXT FPGA 是带有 GTP 收发器的、成本最低的 FPGA
    • 为全面支持最常见的串行标准进行了优化:PCI Express®、千兆位以太网、显示器端口等
    • 高效的专用时钟源使得每个 GTP 收发器能够针对不同的串行协议来进行配置。
  • Xilinx 的所有 Virtex-6 和 Spartan-6 FPGA 还提供了可配置 SelectIO™ 技术来支持多电压、多标准并行连接功能技术 – HSTL、LVDS(SDR 和 DDR)等
为连接功能方法量身打造的设计流程

ISE Design Suite: Logic Edition是一款全面的连接功能设计解决方案,提供了设计所需的 front-to-back 方法和 IP 核,不仅有助于设计人员提高设计效率,而且还使他们能够集中精力进行差异化设计,从而缩短产品投产时间,并在性能、功耗和成本方面实现突破性创新。

Logic Edition 包含 Xilinx 专用的、面向设计输入、综合、实现与验证的工具和技术,有助于在最短的时间内实现最佳的设计结果。

全面的高速串行设计方法和工具流程

  • 设计工具:ISE Design Suite Logic Edition
    • 架构向导 - 收发器、时钟控制、CRC 向导
    • 设计分析和综合 — PlanAhead™(布局规划和引脚布局)、XST
    • 实现工具 — 映射、时序驱动布局布线、SmartXplorer
    • 调试工具 — ChipScope™ Pro、SerialIO 工具套件、FPGA 编辑器、IBERT LogiCORE™
  • 指南和报告
    • 信号完整性考虑事项
    • 收发器特性描述的一般和特定协议报告
  • 技术文档
    • 数据手册和用户指南
    • 白皮书
    • 应用指南
    • 参考设计
IP 核

Xilinx 提供支持串行和并行协议的端到端连接功能解决方案。通过 Xilinx IP LogiCORE 来支持这些协议,使得您能够实现设计灵活性最大化和降低风险。此外,它们还针对串行 I/O 标准进行了预验证,并且通过了业内 IP 协同工作能力与认证计划的认证。所有 Xilinx IP 均通过内核生成器 (CORE Generator™) 系统提供,有助于简化设计流程和提高设计质量。

Xilinx 协议和技术支持

按使用模型分
背板 盒-盒 芯片-芯片
以太网 以太网 Aurora
OBSAI 光纤通道 CAN
CPRI HD-SDI FlexRay
PCI Express SONET/SDH OC-3 至 OC-768 Interlaken
串行 Rapid IO   MOST
    PCI Express
    串行 Rapid IO
    SPAUI
    SPI3
    SPI4.2
按市场部门分
航空航天和军用产品 音频/视频广播 汽车
Aurora Aurora CAN
PCI Express DisplayPort FlexRay
串行 Rapid IO 以太网 MOST
SPI4.2 HD-SDI  
  PCI Express  
计算 工业/医疗 有线通信
PCI Express 以太网 Aurora
串行 Rapid IO PCI Express 以太网
  串行 Rapid IO Interlaken
    PCI Express
    SPI3
    SPI4.2

详细了解 AXI4 接口协议支持如何为 FPGA 设计者提供更高生产率、灵活性及可用性。

认证

  • Xilinx 为通过 UNH 测试的以太网 IP 核提供了集成式串行接口来保证一次性成功
  • 利用领先的成帧器(如 PMC、Vitesse)和 NPU(如 Netronome IXP2800)完成了 SPI-4.2 内核协同工作能力测试
  • 通过了 PCI-SIG 指定的所有 PCI Express 兼容性测试,并且被纳入 PCI-SIG 集成商名单

如需其它 IP,敬请登录 Xilinx IP 中心

连接功能开发套件

Xilinx 通过评估套件提供了全面的连接功能设计环境,用以通过集成创建面向 Xilinx FPGA 的应用所需的关键元件来加快设计开发。

用于对 FPGA 设计实现进行原型开发、评估和调试的开发套件

用于加快设计开发的目标参考设计

  • 与连接功能套件一起提供
  • 设计架构
    • 介绍了系统环境内协同工作的关键元件
  • 与 ISE Design Suite 一起维护/更新
  • 全面支持的
  • 整合了 Xilinx 和第三方 IP
  • 通过设计和/或硬件扩展了评估套件的功能


地址:4g娱乐彩票客户端
电话: (8610)59789793 传真:(8610) 59789795

京ICP备11025267-1号

Copyright 2010 4g娱乐彩票客户端

Baidu
sogou